지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
수퍼스칼라 마이크로프로세서용 버스 유닛 설계
대한전자공학회 학술대회
1994 .11
수퍼스칼라 마이크로프로세서용 버스 유닛 설계 ( Design of a Bus Unit of a Superscalar Microprocessor )
대한전자공학회 학술대회
1994 .11
수퍼스칼라 마이크로프로세서용 시퀀서 설계
대한전자공학회 학술대회
1994 .11
64비트 4-WAy 수퍼스칼라 마이크로프로세서의 최적화된 명령어 이슈 구조 ( An Optimized Instruction Issue Architecture of 64-bit 4-way Superscalar Microprocessor )
대한전자공학회 학술대회
1996 .11
64비트 4-way 수퍼스칼라 마이크로프로세서의 최적화된 명령어 이슈 구조
대한전자공학회 학술대회
1996 .11
수퍼스칼라 마이크로프로세서용 프리펫치 유닛 HDL 모델링 ( HDL Modeling of Prefetch Unit for Superscalar Microprocessor )
한국통신학회 학술대회논문집
1994 .01
수퍼스칼라 마이크로프로세서용 프리펫치 유닛 HDL 모델링
한국통신학회 학술대회논문집
1994 .07
32비트 수퍼스칼라 마이크로프로세서를 위한 버스 인터페이스 유닛 설계
대한전자공학회 학술대회
1995 .06
수퍼스칼라 마이크로프로세서용 시퀀서 설계 ( Design of a Sequencer Unit of a Superscalar Microprocessor )
대한전자공학회 학술대회
1994 .11
수퍼스칼라 마이크로프로세서 디코더유닛과 코드유닛 HDL 모델링
대한전자공학회 학술대회
1994 .07
수퍼스칼라 마이크로프로세서 디코더유닛과 코드유닛 HDL 모델링 ( Superscalar microprocessor Decoder unit and Code unit HDL Modeling )
대한전자공학회 학술대회
1994 .07
32 비트 수퍼스칼라 마이크로프로세서 실행 유닛 HDL 모델링
대한전자공학회 학술대회
1994 .07
32비트 수퍼스칼라 마이크로프로세서 실행 유닛 HDL 모델링 ( HDL Modeling of Execution Unit for 32-bit Superscalar Microprocessor )
대한전자공학회 학술대회
1994 .07
다중 칩 수퍼스칼라 마이크로프로세서용 부동소수점 연산기의 설계
대한전자공학회 학술대회
1998 .11
다중 칩 수퍼스칼라 마이크로프로세서용 부동소수점 연산기의 설계 ( Design of Floating-point Processing Unit for Multi-chip Superscalar Microprocessor )
대한전자공학회 학술대회
1998 .11
64비트 4-WAy 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조 ( A Prefetch Architecture with Efficient Branch Prediction for 64-bit 4-way Superscalar Microprocessor )
대한전자공학회 학술대회
1996 .11
64비트 4-way 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조 ( A Prefetch Architecture with Efficient Branch Prediction for a 64-bit 4-way Superscalar Microprocessor )
한국통신학회논문지
2000 .11
64비트 4-way 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조
대한전자공학회 학술대회
1996 .11
수퍼스칼라 마이크로프로세서용 부동 소수점 연산회로의 설계 ( A Design of Floating-Point Arithmetic Unit for Superscalar Microprocessor )
한국통신학회논문지
1996 .05
수퍼스칼라 마이크로프로세서용 부동 소수점 승산기의 설계 ( A Design of Floating-Point Multiplier for Superscalar Microprocessor )
한국통신학회논문지
1996 .05
0