메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
대한전자공학회 전자공학회논문지-SD 전자공학회논문지 SD편 제41권 제4호
발행연도
2004.4
수록면
289 - 296 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
고속 저전력 디지털 시스템을 위해 클록 스큐를 최소화하고 동적 파워 소모를 줄이는 새로운 클록 분배 방법을 제안하였다. 제안된 방법은 접힌 라인구조(FCL)과 위상 섞임 회로(phase blending circuit)을 이용하여 Zero-skew 특성을 갖는다. FCL에 적합한 라인 구조를 분석하기 위해, 마이크로 스트림과 코풀라너 라인을 FCL형 클록 라인으로 분배되었다. 시뮬레이션 결과는 10mm 떨어져 있는 두 리시버 사이의 최대 클록 스큐가 1GHz에서 10psec보다 적고 20mm 떨어져 있는 두 리시버 사이의 최대 클록 스큐는 1GHz에서 60psec보다 작음을 보였다. 또한, 공전, 전압, 온도 변화에 무관하게 클록 신호들의 스큐가 변하지 않음을 알 수 있었다.

목차

요약

Abstract

Ⅰ. 서론

Ⅱ. 제안된 분배회로 설계

Ⅲ. 회로 구현

Ⅳ. 전송라인

Ⅴ. 시뮬레이션 결과

Ⅵ. 결론

참고문헌

저자소개

참고문헌 (5)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-013836267