메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
한국통신학회 한국통신학회논문지 한국통신학회논문지 제27권 10C호
발행연도
2002.10
수록면
987 - 992 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 GHz 대역의 고속 클럭 신호를 필요로 하는 데이터 통신 시스템 분야에 응용될 수 있는 새로운 구조의 클럭 및 데이터 복원회로를 구현하였다 . 구현된 회로는 고속 데이터 전송시 주로 사용되는 NRZ 형태의 데이터 복원에 적합한 구조로서 위상동기 회로에 발생하는 high frequency jitter 를 방지하기 위한 새로운 위상 검출 구조를 갖추고 있다. 또 가변적인 지연시간을 갖는 delay cell을 이용한 위상검출기를 이용하여 위상 검출기가 갖는 dead zone 문제를 해결하고 항상 최적의 동작을 수행하여 빠른 동기 시간을 갖는다 . 수십 Gbps 급 대용량을 수신할 수 있도록 다채널 확장에 용이한 구조를 사용하였으며 , 1.25Gbps 급 데이터를 복원하기 위한 클럭 생성을 목표로 하여 CMOS 0.25 ㎛ 공정을 사용하여 구현한 후 그 동작을 측정을 통해 검증하였다

목차

요약

ABSTRACT

Ⅰ.서론

Ⅱ.CDR 회로의 구성과 동작원리

Ⅲ.제안된 위상 검출기의 동작원리

Ⅳ.CDR회로의 설계

Ⅴ.측정결과

Ⅵ.결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-567-014020743