지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
1. 개요
2. 계층 버스 구조와 캐쉬 일관성 유지
3. 제안된 메모리 상태 디렉토리 방법
4. 성능 평가
5. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
계층 버스에 기반한 NUMA 구조를 위한 효율적인 캐쉬 일관성 유지 방안
한국정보과학회 학술발표논문집
1996 .10
디렉토리 캐쉬를 이용한 공유 메모리 모듈의 성능 향상
정보과학회논문지(A)
1996 .02
공유 버스를 갖는 다중 프로세서 시스템의 캐쉬 일관성 ( A Study on Cache Coherence Protocols of Shared-Bus Multiprocessors )
대한전자공학회 학술대회
1993 .11
공유 버스를 갖는 다중 프로세서 시스템의 캐쉬 일관성 프로토콜에 관한 연구
대한전자공학회 학술대회
1993 .11
캐쉬 메모리가 버스 트랙픽에 끼치는 영향 ( The Effects of Cache Memory on the System Bus Traffic )
한국통신학회논문지
1996 .01
Dual Bus 기반 공유 메모리에서 캐쉬 일관성 정책의 성능 분석에 관한 연구
한국정보과학회 학술발표논문집
1999 .04
MPSoC 플랫폼의 버스 에너지 절감을 위한 버스 분할 기법
정보과학회논문지 : 시스템 및 이론
2006 .09
거짓 공유를 제거하기 위한 캐쉬 프로토콜
정보과학회논문지(A)
1996 .06
시뮬레이션을 이용한 다중버스 다중프로세서 시스템의 성능분석
(구)정보과학회논문지
1993 .07
공유 메모리와 단일 버스로 구성되는 다중프로세서의 하드웨어 성능 분석
(구)정보과학회논문지
1989 .09
계층적 버스 / 캐쉬를 갖는 멀티프로세서 시스템에 대한 2 레벨 캐쉬 코히어런시 프로토콜
대한전자공학회 학술대회
1991 .06
계층적 버스 / 캐쉬를 갖는 멀티프로세서 시스템에 대한 2 레벨 캐쉬 코히어런시 프로토콜 ( A Two-Level Cache Coherence Protocol for The Multiprocessor System With A Hierarchical Bus / Cache )
대한전자공학회 학술대회
1991 .07
BIS 자료를 이용한 중장기 버스 통행시간 예측
대한교통학회지
2017 .08
계층적 공유 메모리 다중 프로세서를 위한 캐쉬 일관성 유지프로토콜의 설계 및 성능분석
(구)정보과학회논문지
1993 .12
마스터와 슬레이브에 따른 싱글버스와 다중버스 토폴로지의 성능분석
전자공학회논문지-SD
2008 .09
실시간 BIS자료를 이용한 간선도로의 버스도착시간 예측모형구축에 관한 연구
대한토목학회논문집 D
2009 .01
공유 메모리 모듈의 성능 향상에 관한 연구
한국정보과학회 학술발표논문집
1995 .04
분산된 메모리를 갖는 계층적 캐쉬/버스 구조와 캐쉬 일관성유지 프로토콜
(구)정보과학회논문지
1994 .01
계층적 캐쉬 / 버스 구조를 갖는 멀티프로세서 시스템의 성능 평가 ( Performance Evaluation of Multiprocessor System With a Hierarchical Cache / Bus )
대한전자공학회 학술대회
1991 .07
계층적 캐쉬 / 버스 구조를 갖는 멀티프로세서 시스템의 성능 평가
대한전자공학회 학술대회
1991 .06
0