메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 ATM 스위치 구현 비용의 관점에서 스위치 구조를 설계한다. 구현 비용의 척도로서 Zegura[2]의 주장에 따라 핀 제한 칩(PLC)의 수를 사용한다. Zegura는 또한 요구되어지는 성능을 만족하는 8 가지 대표적인 ATM 스위치 구조의 구현 비용을 비교하여 출력 대기(output queueing) 방식 구조 중에서는 Tandem Banyan 네트워크가 최소의 PLC를 가지고 구성될 수 있음을 보였다. 본 논문에서는 더 높은 성능을 내면서도 더 적은 PLC만으로 구현될 수 있는 출력 대기 방식의 스위치 구조를 제안한다. 이 스위치 구조는 고유하게 설계된 스위칭 모듈들로 이루어진 일련의 단들로 구성된다. 인접한 단들의 스위칭 모듈들은 셔플방식으로 상호 연결되어있으며, 단 사이에는 출력 버퍼로의 연결 링크가 있다. 이 구조는 Shuffleout보다 더 적은 수의 출력 버퍼로의 연결 링크를 갖고 있으나 인접한 스위칭 모듈들로 보조적인 우회 링크로 연결하여 성능의 손실없이 더 적은 수의 PLC만으로 구성이 가능하다. 본 논문에서는 시뮬레이션을 통해 1024×1024의 스위치 구조가 Tandem Banyan 네트워크보다 40% 더 적은 PLC만으로 10^-6 이하의 셀 손실률을 얻을 수 있다는 것을 보여준다.

목차

요약

1. 서론

2. 스위치 구조의 설계

3. 스위칭 모듈의 설계

4. 스위치 구조의 성능

5. 비교

6. 결론

참고 문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017899713