메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 연구에서는 FPGA를 이용한 로직 에뮬레이터 (logic emulator)를 개발하여 여러회로에 대하여 로직 에뮬레이션을 수행하였다. 에뮬레이션은 빠른 시간 내에 효율적으로 설계된 회로를 구현할 수 있고, 빠른 속도로 하드웨어적으로 검증할 수 있어서 필요성이 크게 증가하고 있다. Xilinx 4005HPG223 칩을 사용하여 개발한 에뮬레이터 보드는 단일 보드로 2만~3만 게이트의 논리회로를 구현할 수 있으며, Xilinx 4025EPG299를 이용한 보드는 10만 게이트 이상까지 구현 가능하다. 보드는 지연시간을 줄이기 위하여 클럭 등 일부 전역 신호를 tapered H-tree 구조로 설계하였다. 개발한 에뮬레이터를 이용하여 CR8010 마이크로프로세서, 영상안정화시스템, ADPCM 및 대규모 덧셈기 응용회로 등의 에뮬레이션을 14M 이상의 빠른 동작 속도로 수행하였다.

목차

요약

1. 서론

2. 에뮬레이터 구조

3. 배선을 고려한 분할

4. 에뮬레이션 결과

5. 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017977121