메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
전력전자학회 전력전자학회논문지 전력전자학회 논문지 제10권 제6호
발행연도
2005.12
수록면
560 - 568 (9page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
제안된 Multi-level PDP sustain Driver는 기존 L. Webber에 의해 제안된 방식에 비해 낮은 전압 rating을 갖는 소자를 사용하며 sustain 전압파형의 rising/falling 구간이 각각 2번의 공진에 의해 이루어진다. 본 논문에서는 rising time을 구성하는 3단계(T_(r1), T_(i1), T_(r2))의 변화에 따라 PDP의 방전 특성에 미치는 영향을 비교하고, 기존 LG전자의 상용화 제품인 42V6와 특성을 비교한다. 실험결과는 3단계의 rising time 중에 T_(i1)의 변화에 따른 특성 변화가 가장 크며, T_(r2)의 변화에 의한 영향도 있으며, T_(r1)의 변화에 따른 특성 변화는 거의 없다. 제안된 PDP driver는 T_(r1)이 60ns, T_(i1)이 120ns, T_(r2)가 350ns 인 경우, Full white display pattern에서 기존제품에 비해 휘도 14.6%증가, 소비전력 5.9%감소, panel 효율 24.2% 증가, module 효율 21.2%증가 등 특성을 얻을 수 있었다. 실제 PDP module 응용에 적합할 것으로 기대된다.

목차

요약

ABSTRACT

1. 서론

2. Multi - level을 사용한 PDP 구동 회로

3. 실험 조건

4. 결과 및 토의

5. 결론

참고문헌

저자소개

참고문헌 (7)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-560-015132065