메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
This paper presents a low voltage operating IF QPSK receiver block which is consisted of programmable gain amplifier (PGA) and analog to digital converter. This PGA has 6 bit control and 250㎒ bandwidth, 0~20 ㏈ gain range. Using the proposed PGA architecture (low distortion gain control switch block), we can process the continuous fully differential 0.2~2.5Vpp input/output range and 44㎒ carrier with 2 ㎒ bandwidth signal at 1.8V supply voltage. Using the sub-sampling technique (input freq. is 44~46㎒, sampling freq. is 25㎒), we can process the IF QPSK signal (44~46㎒) which is the output of the 6 bit PGA. We can get the SNDR 35㏈, which is the result of PGA and ADC at full gain mode. We fabricated the PGA and ADC and the digital signal processing block of the IF QPSK with the 0.18um CMOS MIM process 1.8V Supply.

목차

Abstract

Ⅰ. INTRODUCTION

Ⅱ. IF QPSK RECEIVER ENVIRONMENT

Ⅲ. IF QPSK RECEIVER CIRCUIT DESIGN

Ⅳ. EXPERIMENTAL RESULTS

Ⅴ. CONCLUSIONS

REFERENCES

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-015139014