메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2009년 SoC학술대회
발행연도
2009.5
수록면
81 - 84 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 0.35㎛ CMOS 공정을 이용하여 Pass Transistor의 Output에서 발생하는 저 주파수의 Pole을 제거하고 안정된 출력전압을 얻을 수 있도록 하는 Second-Stage Source-Follower Buffer를 이용한 CMOS Low-Dropout Regulator를 설계하였다. 제안하는 Voltage Buffer에 의하여 저 주파수의 Zero를 사용하지 않으면서 안정적인 동작을 할 수 있도록 설계하였으며, Current Buffer 보상회로를 이용하여 Unit Gain Frequency(UGF)이하에서 하나의 Pole이 발생하도록 함으로써 넓은 Load 영역에 대하여 안정적인 동작을 할 수 있도록 설계하였다. 본 논문에서 제안한 Voltage Buffer구조로 설계된 LDO Regulator의 Line Regulation은 2.5㎷, Load Regulation은 170㎷, Dropout Voltage는 30㎷, Ripple Regulation Ratio는 60㏈이며, Full Load영역에서 40deg이상의 Phase Margin을 얻었다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 기본적인 LDO Regulator의 구성 및 문제점
Ⅲ. 제안하는 LDO Regulator 구조
Ⅳ. Simulation 및 설계 결과
Ⅴ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-018602227