메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2009년 SoC학술대회
발행연도
2009.5
수록면
300 - 303 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Ultra Wide Band(UWB) 통신 방식은 최고 480[Mbps]의 고속 통신 방식이다. 이러한 통신 방식에 적합한 Viterbi Decoder를 설계하기위해 본 논문에서는 Sliding Method를 제안하며, 이러한 방식을 통해 Decoding 방식의 병렬화를 가능하게 했다. 이러한 병렬화 방법을 하드웨어 사이즈를 증가시키지만 Through put을 두 배로 향상 시킬 수 있다. 또한 상대적으로 짧은 데이터를 Decoding 하는 방식이기 때문에 feed back loop를 통해 누적되는 PM의 최고치를 줄일 수 있었고, 이를 통해 보다 고속의 동작이 가능하도록 할 수 있었다. 또한 ACS 연산과 Traceback연산에 의해 발생하는 Latency도 감소 시킬 수 있었다. 제안된 하드웨어는 Verilog HDL을 통해 구현 되었으며, Xilinx Vertex4LX200에 맞추어 합성되었다. 구현된 하드웨어는 최고 166[Mhz]로 동작하며, 629[Mbps]의 Through put을 가진다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. Sliding Viterbi Decoder
Ⅲ. Implementation
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-018601664