메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
이승현 (동의대학교) 이성진 (동의대학교) 하창수 (동의대학교) 최병윤 (동의대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
200 - 203 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 상용 Cypress USB Microcontroller을 사용하여 USB와 인터페이스 할 수 있는 나눗셈기를 설계하여 FPGA에 구현 하였다. FPGA는 Xilinx Spartan-3 칩을 사용 하였으며. USB 인터페이스 Logic을 포함한 나눗셈기를 Xilinx ISE로 합성한 결과 지연 시간은 9.263㎱ 이고 최대 주파수는 약 107㎒ 이다. 본 논문에서 사용한 ZestSC1 USB Board는 세 가지 인터페이스 방법을 제공하는데, Stream Data를 이용하는 방법, Memory Mapped 방법, SRAM을 사용하는 방식이다. 이 논문에서는 Memory Mapped 방법을 사용 하였다. 32-bit 나눗셈 모듈은 verilog 언어를 이용해서 설계하고 Modelsim으로 시뮬레이션 파형을 확인한 후 ZestSC1(XILINIX SPARTAN3) FPGA 보드에 다운로드 하였다. USB 인터페이스의 올바른 동작을 검증하기 위해 Visual C++ Application 과 연동하여 두 수의 나눗셈 결과를 모니터 화면에 출력하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 32-bit Divider
Ⅲ. Interface USB
Ⅳ. 결론
Ⅴ. 감사의 글
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004205979