동기화기는 비동기적으로 입력되는 신호를 목표 시스템의 클록으로 동기화시키는 장치이다. ISP(Image Signal Processor)는 이미지 센서의 구동주파수에 의해서 동작하고, AP(Application Processor)는 SDRAM에 의해서 결정된 최대 동작 주파수로 구동된다. ISP를 AP에 이식하기 위해서는, ISP에서 출력된 데이터를 시스템 주파수에 동기를 맞추어야한다. 이 때 시스템 주파수가 ISP 주파수보다 2배 이상 높지 않을 경우에는 동기화 오류가 발생하는 경우가 있으며, 이미지 센서의 해상도와 프레임율이 지속적으로 향상되는 추세이므로 동기화 오류 발생 가능성은 점점 높아지고 있다. 본 논문에서는 ISP와 AP 시스템 주파수가 유사한 경우에도 안정적으로 동기화함으로써 동기화 오류를 발생시키지 않는 동기화기 구조를 제안한다.
The synchronizer is a device that synchronizes an asynchronous input signal to the operating frequency of the target system. The operating frequency of ISP is decided by that of image sensor, and the operating frequency of AP is determined mainly by the maximum frequency of SDRAM. To integrate ISP into an AP, the data from ISP must by synchronized to the AP frequency. However the synchronization failure possibility is very high unless the AP frequency is twice or more as fast as the ISP frequency. Moreover it becomes much higher, as the resolution of the image sensor is larger and the frame rate is higher. In this paper, a new synchronizer architecture is proposed such that no synchronizer failure is guaranteed even when the frequencies of ISP and AP are very similar.