지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1 서론
2 PLL 회로 설계
3 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
고속 디지털 시스템을 위한 60MHz PLL의 설계 ( Design of 60 MHz PLL for high speed digital system )
대한전자공학회 학술대회
1995 .01
13.56Mhz RFID 시스템 설계 및 구현
한국통신학회 학술대회논문집
2005 .11
PLL을 이용한 100Mhz-750Mhz Clock 복원 회로 ( A PLL Based 100 MHz-750 MHz Clock Recovery Circuit )
대한전자공학회 학술대회
1998 .01
433MHz 대역 능동 RFID 기반 무선 센서 네트워크 모듈 구현
한국통신학회 학술대회논문집
2005 .06
50MHz~600MHz의 동작 주파수 범위를 갖는 CMOS Charge Pump PLL 설계
한국통신학회 학술대회논문집
2004 .07
RFID를 위한 저전력 위상동기루프의 설계
대한전자공학회 학술대회
2018 .06
프랙탈 이론을 이용한 433MHz대역의 RFID 태그 안테나 개발
한국정보통신학회논문지
2008 .03
매크로모델을 이용한 900MHz 대 PLL 회로의 설계
대한전자공학회 학술대회
1995 .01
A Multi-standard 13.56㎒ RFID reader system
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2008 .07
마이크로프로세서 응용에 적합한 새로운 구조의 위상/주파수 검출기를 가지는 50 to 150MHz PLL
대한전자공학회 학술대회
1999 .11
13.56MHz RFID 시스템 리딩 속도 분석
한국통신학회 학술대회논문집
2008 .11
13.56MHz RFID를 이용한 ISM대역 무선데이터 통신 시스템 설계 및 구현
한국통신학회 학술대회논문집
2004 .11
900MHz대 RFID 간섭 분석 및 고정형 RFID 무선접속표준 방안
한국통신학회 학술대회논문집
2006 .11
433 MHz 대역 능동형 RFID 표준 적합성 시험을 위한 기준신호 생성 및 측정 방법에 관한 연구
한국통신학회 학술대회논문집
2012 .06
A PLL Based Clock Generator with 100Mhz ~ 750Mhz of Lock Range for microprocessors
ICEIC : International Conference on Electronics, Informations and Communications
1998 .08
A PLL Based Clock Generator With 100Mhz ~ 750Mhz of Lock Range for Microprocessors
ICEIC : International Conference on Electronics, Informations and Communications
1998 .01
기생 소자를 이용한 휴대 단말기용 RFID 리더 안테나
한국항행학회논문지
2007 .01
433 MHz 대역 능동형 RFID 관련 국내외 시험정보
한국멀티미디어학회지
2013 .06
ISO 18000-6 Type C RFID 시스템에서의 충돌방지 알고리즘 성능 개선
한국통신학회 학술대회논문집
2006 .07
유전체 세라믹을 이용한 900 MHz RFID 소형안테나 설계
대한전자공학회 학술대회
2013 .11
0