메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Fujihiko Matsumoto (National Defense Academy) Toshio Miyazawa (National Defense Academy) Shintaro Nakamura (National Defense Academy) Yasuaki Noguchi (National Defense Academy)
저널정보
대한전자공학회 ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications ITC-CSCC : 2008
발행연도
2008.7
수록면
1,021 - 1,024 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
A transconductor is a fundamental building block for analog signal processing circuits, such as filters and multipliers. For such applications, the transfer characteristic of the transconductor is desired to be linear. The bias-offset transconductor is known as a linear MOS transconductor. The transconductor has floating voltage sources. This paper presents a new design of the floating voltage source. If the proposed circuit is used as a level shifter for the linear transconductor, the output DC voltage is more accurate than that of the conventional circuit. Further, the proposed circuit is used as the second signal voltage source for a multiplier, the second harmonic distortion is improved. Simulation results show those advantages.

목차

Abstract
1. Introduction
2. MOS Transconductor using Bias-Offset Technique
3. Proposed Circuit
4. Simulation
5. Conclusion
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001141078