메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
이민우 (청주대학교) 손상희 (청주대학교)
저널정보
한국정보기술학회 한국정보기술학회논문지 한국정보기술학회논문지 제12권 제10호(JKIIT, Vol.12, No.10)
발행연도
2014.10
수록면
1 - 9 (9page)
DOI
10.14801/kitr.2014.12.10.1

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문에서는 기존 드라이버 IC에서 사용되는 출력 버퍼 연산증폭기를 대신할 수 있는 저소비전력 및 높은 슬루율을 갖는 CMOS 레일-투-레일 입/출력 연산증폭기를 제안하였다. 제안한 연산증폭기는 저소비전력과 높은 슬루율을 갖기 위하여 기존 드라이버 IC의 버퍼 연산증폭기에 사용되고 있는 AB급 출력단에 새롭게 설계한 B급 출력단을 추가 사용하여 구현하였다. 제안된 연산증폭기는 TSMC 0.18um 1-Poly & 6-Metal CMOS 공정을 이용하여 시뮬레이션 및 제작하였다. 시뮬레이션 및 제작된 칩의 측정 결과 제안된 버퍼 연산증폭기는 10nF의 부하커패시터를 기준으로 9.4V/us 의 슬루율을 보였으며 이는 기존의 AB급 출력단 만을 사용하였을 때에 비해 약 3배 향상된 수치이다. 또한, 전원전압 3.3V를 기준으로 했을 때 소비전력이 0.9mW로 감소함을 알 수 있었으며, 이는 기존의 구조에 비해 약 20% 감소된 결과를 나타내고 있다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 시뮬레이션 결과 및 제작 측정결과
Ⅴ. 결론
References

참고문헌 (9)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2015-560-002711580