지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
CMOS Gate Array의 Global Routing Algorithm ( Global Routing Algorithm for CMOS Gate Array )
대한전자공학회 학술대회
1984 .01
DYNAMIC CMOS ARRAY LOGIC의 설계 ( Design of DYNAMIC CMOS ARRAY LOGIC )
전자공학회논문지
1989 .10
Gate Array
전자공학회지
1992 .06
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
CMOS SCALING AND GATE STACK TECHNOLOGY PROGRESS
한국재료학회 학술발표대회
2008 .01
테스트가 용이한 CMOS-1 Level Array Logic 의 설계 방식과 테스트 생성 ( easily Testable Design and Test Generation for the CMOS-1 Level Array Logic )
대한전자공학회 학술대회
1989 .01
실리콘 게이트 CMOS 의 제조 및 측정(Ⅱ)
대한전자공학회 학술대회
1983 .11
실리콘 게이트 CMOS 의 제조 및 측정(Ⅰ)
대한전자공학회 학술대회
1983 .11
Principles of CMOS System Design
한국통신학회 워크샵
1986 .01
스위칭 네트워크 디지털 집선 장치에서의 CMOS 게이트 어레이 IC적용 ( An Application of CMOS Gate Array Integrated Circuits to Switching Network and Digital Line Concentrator )
전자공학회논문지
1987 .07
An Application of CMOS Gate Array Integrated Circuits to Switching Network and Digital Line Concentrator
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1987 .01
CMOS 게이트의 지연시간 예측 모델 ( CMOS Gate Delay Modeling Using Spice )
대한전자공학회 학술대회
1997 .11
CMOS 표준 셀의 자동설계 ( An Automated Design of CMOS Standard Cells )
전자공학회논문지
1986 .11
Domino CMOS NOR-NOR Array Logic의 Built-In Self Test에 관한 연구 ( A Study on Built-In Self Test for Domino CMOS NOR-NOR Array Logic )
대한전자공학회 학술대회
1989 .11
CMOS 게이트의 지연시간 예측 모델
대한전자공학회 학술대회
1997 .11
순서 CMOS Domino Logic Array 의 설계 및 테스트
대한전기학회 학술대회 논문집
1987 .07
순서 CMOS Domino Logic Array의 설계 및 테스트 ( Design and Test of Sequential CMOS Domino Logic Array )
대한전자공학회 학술대회
1987 .07
2.5V-2.4㎓ CMOS 전력 증폭기의 설계
대한전자공학회 학술대회
2000 .06
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology )
대한전자공학회 학술대회
1989 .01
테스트가 용이한 CMOS-Domino Logic Array의 설계
대한전자공학회 학술대회
1986 .12
0