메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
이진영 (세종대학교) 이세영 (큐디스) 홍덕기 (세종대학교) 박우찬 (세종대학교)
저널정보
대한전자공학회 전자공학회논문지 전자공학회논문지 제54권 제11호 (통권 제480호)
발행연도
2017.11
수록면
78 - 85 (8page)
DOI
10.5573/ieie.2017.54.11.78

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문은 곱셈과 덧셈을 효과적으로 처리하기 위한 floating point MAC unit을 제시한다. 일반적인 MAC unit보다 HW resource면에서 유리할 수 있도록 저면적 MAC unit HW를 설계하였다. 설계한 floating point MAC unit은 Xilinx의 Vivado design suite를 사용하여 synthesis 및 implementation을 하였고, 이 결과를 Xilinx의 Vivado IP catalog를 통해 생성할 수 있는 floating point MAC unit들과 비교하였다. 공정한 비교를 하기 위하여 Xilinx의 IP catalog를 통해 생성한 MAC unit은 제안하는 MAC unit과 동일한 latency를 설정하여 resource utilization 및 동작을 검증하였다. 실험결과 제안하는 MAC unit은 생성한 MAC unit에 비하여 LUT와 FF에서 각 각 최대 7.29%, 44.17%의 감소율을 보였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 배경 및 관련 연구
Ⅲ. 제안하는 MAC unit 구조
Ⅳ. 실험
Ⅴ. 결론 및 향후 계획
REFERENCES

참고문헌 (9)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0