메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
최병두 (광운대학교) 채주형 (광운대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2022년도 대한전자공학회 하계종합학술대회 논문집
발행연도
2022.6
수록면
66 - 69 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, ZQ calibration circuit for single-ended voltage-mode PAM-3 driver in a 65㎚ CMOS process is proposed. The PAM-3 signaling can be used for high-bandwidth data transfer. Impedance matching is important to secure high-speed signal integrity. However, impedance matching of PAM-3 driver is not simple unlike NRZ driver because of non-linearity of the transistor. Proposed in the paper, the middle level calibration with pull-up PMOS driver units can solve this issue. After calibration, ratio of level mismatch (RLM) can be improved by correcting the middle level of PAM-3 signal. Proposed PAM-3 driver achieves a data rate of 15 Gb/s, an RLM of 0.99, and high linearity of PAM-3 signal.

목차

Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 시뮬레이션 결과
Ⅳ. 결론 및 향후 연구 방향
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2022-569-001555495