메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
배성훈 (안양대학교) 강보성 (안양대학교) 장형준 (안양대학교) 김영기 (안양대학교)
저널정보
대한전자공학회 전자공학회논문지 전자공학회논문지 제59권 제9호(통권 제538호)
발행연도
2022.9
수록면
41 - 48 (8page)
DOI
10.5573/ieie.2022.59.9.41

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 다양한 VCO 의 제어 전압의 크기에 적합한 출력 전압을 제공하여 PLL 주파수 제어를 용이하게 하기 위하여 CMOS CP (Charge Pump) 집적 회로를 제안하였다. 제안한 CP 회로는 회로의 하단에 가변 저항을 삽입하여 그 가변 저항에 발생하는 전압 강하로 인하여 출력단에 가변 된 전압과 전류가 발생하여 CP 회로 출력단에 연결된 LPF 회로를 통하여 다양한 VCO 의 입력 제어 전압의 요구 조건에 적합하고 안정된 제어 신호를 공급한다. 본 논문의 CP 회로의 구조는 특히 VCO 가 요구하는 입력 제어 전압은 높으나 CMOS CP 회로의 항복 전압이 낮아서 CMOS CP 회로 자체에 인가되는 직류 전원 전압을 낮게 제한하여야 하는 경우에 CMOS CP 회로에 인가되는 전압은 CMOS CP 회로의 항복 전압보다 낮게 유지하면서도 CMOS CP회로의 항복 전압보다 훨씬 높은 제어 전압을 공급할 수 있다. 이 경우 Active LPF 회로와 비교했을 때 저항 하나만으로 능동소자를 활용할 때와 유사한 성능을 낼 수 있다는 점에서 Active LPF 회로와 차별 점을 둘 수 있다. 컴퓨터 시뮬레이션을 기반으로 설계하여 제작한 CMOS CP 회로는 두 대의 Signal Generator 를 활용하여 측정하고, 시뮬레이션 결과와 이론적 계산 결과를 비교하여 검증하였다. 제안한 CP 회로는 삽입 저항값이 7.15 kΩ 이고 전원 전압이 3 V, 4.45 V 일 때 CP 회로 입력에 인가되어 내부 스위치 제어에 의해 발생하는 펄스의 최대 값인 0.16 V 의 12 배, 20 배인 2.09 V, 3.34 V 의 출력 평균 전압을 측정하였다. 본 논문에서 제안한 아이디어의 실용성을 입증하기 위하여 제안한 CMOS CP 회로로 PLL 시스템을 구현하여, PLL 시스템의 전원 전압이 4.5 V 일 때 1168.82 MHz 에서 locking 된 VCO 출력 신호를 측정하여 확인하였다. 본 논문에서 제안한 CMOS CP 회로는 65 nm CMOS 공정을 기반으로 구현하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 회로 설계
Ⅲ. 회로 구현 및 측정 분석
Ⅳ. 결론
REFERENCES

참고문헌 (10)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0