메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
김재창 (Chung-Ang University) 곽상신 (Chung-Ang University)
저널정보
대한전기학회 전기학회논문지 전기학회논문지 제71권 제11호
발행연도
2022.11
수록면
1,624 - 1,630 (7page)
DOI
10.5370/KIEE.2022.71.11.1624

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper investigated changes in threshold voltage, on-resistance, turn-on delay, and turn-off delay of cascode GaN FETs under high electric field stress. As a result, the threshold voltage decreased, and the on-resistance increased under the stress of applying a positive high voltage. Also, the turn-on delay was reduced, and the turn-off delay increased. On the other hand, under the stress of applying a high negative voltage, the threshold voltage, on-resistance, and turn-on delay decreased, and the turn-off delay increased. These results imply that the conduction loss of the cascode GaN FET increases, and the dead time of the voltage source converter composed of the cascode GaN FET increases under positive high voltage stress. Also, the fact that the threshold voltage decreased under both positive and negative high voltage stress means that if the cascode GaN FET is subjected to high voltage stress, the reduced threshold voltage is more likely to turn on undesirably even at low gate voltages.

목차

Abstract
1. 서론
2. 고 전계 스트레스 시험 및 특성 측정 방법
3. 고 전계 스트레스 후 특성
4. 결론
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0