메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학술저널
저자정보
Rakesh Kumar (National Institute of Technology) Meena Panchore (National Institute of Technology) Meena Panchore (National Institute of Technology)
저널정보
한국전기전자재료학회 Transactions on Electrical and Electronic Materials Transactions on Electrical and Electronic Materials 제24권 제1호
발행연도
2023.2
수록면
115 - 121 (7page)
DOI
https://doi.org/10.1007/s42341-022-00426-4

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색

초록· 키워드

오류제보하기
In this brief, the impact of back gate bias (Vgb) , on analog performance of silicon on insulator dopingless transistor (SOIDLT) is investigated. It is observed that SOI-DLTs are more immune to Vgb in contrast to its conventional counterpart SOI junctionless transistor (SOI-JLT). When Vgb is increased from -1.5 V to 1.5 V, the variation in transconductance (gm) and intrinsic gain ( gmrO ) of SOI-JLT is 1.3 and 21.4 times higher than SOI-DLT. The insignifi cant variation is observed in gm and gmrO of SOI-DLT against V gb than SOI-JLT due to the use of lightly doped channel. Further, the device reliability of SOI-DLT against impact ionization is evaluated by measuring the electron concentration and electric field near the drain side. We have found that the SOI-DLT is less sensitive to impact ionization in comparison to conventional SOI-JLT. Hence, the simulation results shown in this paper offer an opportunity for future analog integrated circuits designing with SOI-DLT structure under the influence of Vgb .

목차

등록된 정보가 없습니다.

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0