메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Silumin Senanayake (Nagoya University) Thilak Senanayake (Nagoya University) Jun Imaoka (Nagoya University) Masayoshi Yamamoto (Nagoya University)
저널정보
전력전자학회 ICPE(ISPE)논문집 ICPE 2023-ECCE Asia
발행연도
2023.5
수록면
1,788 - 1,794 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper presents a transformer-less inverter topology that brings out the high-performance for grid connected inverters. The main advantages of this inverter eliminate the dead-time requirement, and allows both top and bottom switch from being on at same time, and thus shorting the DC bus supply to ground. This avoids the freewheeling diodes connected across the switches for loads other than purely resistive. Low output voltage distortion and low fundamental and common voltages losses result in high efficiency and high output power density. The input dc source and the output ac voltage share the same ground in proposed inverter, which effectively eliminates the leakage current caused by the DC source (PV panel, battery bank etc.). Analysis and simulation results are presented to demonstrate the effectiveness of the proposed inverter. Compared to the prior literature mentioned in this paper, 75- 86% reduction of semiconductor components is achieved with proposed inverter topology.

목차

Abstract
I. INTRODUCTION
II. PROPOSED INVERTER TOPOLOGY
III. SIMULATION VERIFICATION
IV. CONCLUSIONS
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

최근 본 자료

전체보기

댓글(0)

0