메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학위논문
저자정보

박상현 (강원대학교, 강원대학교 대학원)

지도교수
황인철
발행연도
2021
저작권
강원대학교 논문은 저작권에 의해 보호받습니다.

이용수6

표지
AI에게 요청하기
추천
검색

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문은 Clock이나 Local Oscillator로 사용하는 다양한 어플리케이션에 필수 적인 PLL(Phase Locked Loop) 중 적응형 대역폭을 갖는 주파수 합성기를 제안한 다. 기존 PLL에서 사용되는 수동 루프 필터의 경우 대역폭 조정 시에 위상 마진의 저하 및 위상 잡음 피킹 현상이 발생 할 수 있다. 또한 VCO (Voltage Contolled Oscillator)의 이득의 변화에 따라서 Bandwidth가 변동되는 문제가 있다. 이를 해결 하기 위해 본 논문은 대역폭 조정 시 위상 마진의 저하 없이 안정되게 조정한다. 뿐 만아니라 Kvco의 변동에 무관하게 고정된 대역폭을 갖게 한다. 이는 원하는 대역폭 을 설정하여 불필요한 잡음을 적절하게 제거 할 수 있으며, 이에 맞춰 일정한 대역 폭을 낼 수 있다. 제안하는 Adaptive Loop Filter를 갖는 Adaptive Frequency Synthesizer는 65nm 공정에서 설계되었고, 설계 면적은 1.25mm2 이다.

목차

I. 서 론 1
II Scalable Bandwidth의 필요성과 연구 3
1 Scalable bandwidth 조정 3
2 기존의 Bandwidth 조정 5
III. Charge Pump Phase Locked Loop의 기본 구조 8
1. Charge Pump PLL의 전체 구조 8
1) PFD (Phase Frequency Detector) 9
2) Charge Pump 9
3) Loop Filter 10
4) VCO (Voltage Controlled Oscillator) 11
Ⅳ.
제안하는 적응형 루프 필터 기반의 루프 대역폭 제어 가능한 주파수 합성기 12
1. 제안된 PLL 의 구조 12
2. 내부 블록의 설계 13
1) Phase Frequency Detector 13
2) 2nd-order Adaptive Loop Filter & Charge Pump Circuit 15
3) Voltage Controlled Oscillator (VCO) 19
4) Modulus Divider 22
Ⅴ. 측정결과 및 결론 25
Ⅶ. 참 고 문 헌 32

최근 본 자료

전체보기

댓글(0)

0