메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제22권 제2호
발행연도
1995.2
수록면
346 - 358 (13page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
최근의 마이크로 프로세서들은 명령어 수준의 병렬처리를 이용하여 성능향상을 꾀하고 있다. 비계산용 프로그램에서는 코드 구조가 불규칙하기 때문에, 이러한 명령어 수준의 병렬처리가 쉽지 않다고 알려져 왔다. 이런 비계산용 프로그램의 병렬처리를 위해, 최근에 우리는 슈퍼스칼라 프로세서나 VLIW 프로세서에서 사용할 수 있는 스케쥴링 컴파일러를 개발하였다[1]. 본 논문에서는 이 스케쥴링 컴파일러를 이용하여, 정적으로 스케쥴된 프로세서의 성능과 효율성을 평가하고 컴파일러의 효율성을 살펴보기 위하여 광범위한 실험연구를 수행하였다. 본 실험 결과에 따르면, 구현 가능한 하드웨어에서 컴파일 시간과 코드 크기를 비효율적으로 증가시키지 않고도 다섯 배 정도의 성능향상을 얻을 수 있었으며, 적은 하드웨어에서도 역시 좋은 성능향상을 가지고 왔다. 이러한 결과는 불규칙적인 명령어 수준의 병렬처리에 대해 알려져 온 특성을 개선시켜 준다.

목차

요약

ABSTRACT

1. Introduction

2. Selective Scheduling Compiler

3. Experimental Environments

4. Experimental Results

5. Conclusion

References

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017783476