메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
최신의 상용 마이크로프로세서들은 ILP 기법을 이용하여 큰 성능 향상을 이루고 있으나 분기 명령어의 처리 문제는 계속적인 성능 향상을 가로 막는 중요한 문제 중에 하나가 되고있다. 특히 비수치계산 프로그램에서는 분기 명령어의 높은 수행 비율로 인해서 분기 명령과 일반 명령어의 효율적인 병렬 수행 모델은 ILP 프로세서의 성능에 큰 영향을 미친다. 본 논문에서는 SPARC의 ISA를 바탕으로 한 ILP 프로세서의 한 방식인 VLIW 프로세서 상에서 여러 가지 분기 명령어의 수행 방식에 따른 성능을 비교하겟다. 이를 통해서 두 가지 프로세서 아키텍쳐 특징인 조건 수행과 조건 레지스터가 프로세서 성능에 미치는 영향과 이에 관련된 컴파일러 기법에 대한 고찰을 진행하고 효율적인 수행 모드를 제안하다.

목차

요약

제 1 절 서론

제 2 절 VLIW 수행 모드

제 3 절 실험 환경

제 4 절 실험 결과

제 5 절 결론

참고 서적

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017975809