메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김순태 한상용 (중앙대학교)
저널정보
Korean Institute of Information Scientists and Engineers 한국정보과학회 학술발표논문집 한국정보과학회 1997년도 가을 학술발표논문집 제24권 제2호(Ⅱ)
발행연도
1997.10
수록면
705 - 708 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
현대의 고성능 집적 회로의 경향은 clock rate과 집적도의 증가 그리고 이로 인한 설계의 복잡도 증가를 들 수 있다. clock rate의 증가는 설계時 더욱 tight한 타이밍을 요구하고 있으나 설게 복잡도의 증가는 이를 더욱 어렵게 만들고 있다. 따라서, 설계 과정 중 올바른 타이밍 분석은 매우 중요하고 이를 위해 라이브러리 생성時 정확한 cell 타이밍 데이타를 구하는 것이 매우 중요하다. 이를 위해 특성화 테이블 방법이 많이 쓰이고 있고, 테이블 크기의 증가는 일반적으로 정확도를 증가시킬 수 있으나 메모리와 수행 시간의 증가를 초래한다. 본 논문에서는, 특성화 테이블 크기는 증가시키지 않고 raw data 생성시 새로운 추출 기법을 사용해서 에러율을 최소화하는 방법을 제시하고, 실험을 통해서 이 기법의 개선된 에러율을 알아본다.

목차

요약

1 서론

2 OCTG 알고리즘 및 에러 계산 방법

3 다항 함수를 이용한 raw data 생성 기법

4 실험결과

5 결론

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017928608