지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 모의 실험
Ⅳ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
LC형 다중 위상 PLL 이용한 40Gb/s 0.18㎛ CMOS 클록 및 데이터 복원 회로
전자공학회논문지-SD
2008 .04
영상신호 전송용 CMOS 광대역 시리얼 데이터 송신기
전자공학회논문지
2017 .04
90-nm CMOS 기술을 이용한 10 Gb/s 4 채널 광 송신기
대한전자공학회 학술대회
2011 .11
32 Gb/s SST 송신기 드라이버의 설계
대한전자공학회 학술대회
2020 .08
1.5Gb/s~6Gb/s 클록 주파수 체배기를 사용한 광대역 클록 및 데이터 복원 회로
대한전자공학회 학술대회
2013 .07
A CMOS 8 Gb/s 4-PAM transmitter for Chip-to-Chip Communication
대한전자공학회 학술대회
2009 .05
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
2.5 Gb/s 클럭 및 데이터 복원 회로의 설계
대한전기학회 학술대회 논문집
2002 .11
A CMOS 4-PAM multi Gb/s serial link transmitter
대한전자공학회 학술대회
2008 .05
시리얼 데이터 통신을 위한 기준 클록이 없는 3.2Gb/s 클록 데이터 복원회로
전자공학회논문지-SC
2009 .03
4 채널 가변형 2.5 Gb/s 광 송신기의 온도 특성에 관한 연구
한국통신학회 기타 간행물
2001 .10
딜레이 보상 기법을 적용한 바이너리-트리 구조의 CMOS 16:1 멀티플렉서
전자공학회논문지-SD
2008 .02
디지털 임피던스 보정과 이퀄라이저를 가진 1.88mW/Gb/s 5Gb/s 송신단
한국정보통신학회논문지
2016 .01
A 5-Gb/s Low-Power Transmitter with Voltage-Mode Output Driver in 90nm CMOS Technology
대한전자공학회 ISOCC
2011 .11
40 Gb/s 클럭 추출 회로 설계
한국통신학회 학술대회논문집
2002 .11
A 40 Gb/s Clock and Data Recovery Module with Improved Phase-Locked Loop Circuits
[ETRI] ETRI Journal
2008 .04
10-Gb/s Data를 위한 1-tap De-emphasis 송신기 드라이버 설계
대한전자공학회 학술대회
2015 .06
A Low Power 6.4 Gb/s Serial Link Transmitter in 0.18㎛ CMOS Technology
대한전자공학회 워크샵
2008 .09
PLL방식 10 Gb/s 클럭추출 및 데이터 재생회로 ( 10 Gb/s Clock Extraction and Data Regeneration Circuit Implemented with a PLL )
대한전자공학회 학술대회
1996 .11
PLL 방식 10Gb/s 클럭추출 및 데이터 재생회로
대한전자공학회 학술대회
1996 .11
0