메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2009년 SoC학술대회
발행연도
2009.5
수록면
54 - 58 (5page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문은 3.4Gb/s 다중 채널 전송을 위한 송신기 회로를 설계했다. 송신기 전체 회로는 3부분으로 나눌 수 있으며 수신부에서 병렬 데이터 멀티 플렉싱을 위한 클록 및 송신부의 기준 클록을 생성하기 위한 PLL(Phase Locked Loop) 블록, 입력 데이터를 모의하기 위한 데이터 생성기(PRBS Generator) 및 멀티플렉서 (MUX)단과 최종 데이터를 전송하기 위한 드라이버 단으로 구성되어 있다. 본 송신기 회로는 0.18㎛ 1P6M CMOS 공정을 이용하여 설계하였고 3.4Gb/s 출력 데이터 율에서 모의실험을 통해 성능을 검증하였다. 최종 출력 데이터 eye opening은 0.8UI와 800㎷이상으로 나타났으며, 1.8V/3.3V 전원전압에서 출력 드라이버를 포함한 전체 전력소모는 295㎽이다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 모의 실험
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-018602292