지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
HDMI 송ㆍ수신단을 위한 클록 발생기 설계
대한전자공학회 학술대회
2009 .07
PLL을 이용한 클럭발생기의 설계 ( A Design of a PLL-based Clock Generator )
대한전자공학회 학술대회
1997 .11
PLL을 이용한 클럭발생기의 설계
대한전자공학회 학술대회
1997 .11
프리-엠파시스 기법을 적용한 HDMI 송신단
대한전자공학회 학술대회
2010 .06
프리-엠파시스 기법을 적용한 HDMI 송신단
대한전자공학회 학술대회
2010 .06
저 전력 클록 합성기 PLL 설계
대한전자공학회 학술대회
2005 .05
A 3.4 Gbs Clock Data Recovery for HDMI
대한전자공학회 ISOCC
2012 .11
PLL을 이용한 750Mhz ~ 1.1Ghz Clock Generator ( A PLL-based Clock Generator with 750Mhz ~ 1.1Ghz Lock Range )
한국통신학회 학술대회논문집
1998 .01
Clock Recovery를 위한 Charge Pump Pll의 설계 ( Design of Charge Pump PLL for Clock Recovery )
대한전자공학회 학술대회
1996 .07
PLL을 이용한 750Mhz ~ l.lGhz Clock Generator
한국통신학회 학술대회논문집
1998 .07
A Clock Regenerator using Two 2nd Order Sigma-Delta Modulators for Wide Range of Dividing Ratio
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2012 .03
A Design of the PLL for Clock Recovery in MPEG Systems
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1995 .01
A 1.25 GHz Low Power Multi-phase PLL Using Phase Interpolation between Two Complementary Clocks
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2015 .12
HDMI 콘넥터의 시험측정 방법
대한전자공학회 학술대회
2009 .07
Low Jitter 1.56GHz PLL Clock Generator for 3.125Gb/s/ch CMOS Serial Link Transceiver
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
정전압 발진기를 이용한 클록 발생기
대한전자공학회 학술대회
2009 .11
저 전력 시스템을 위한 파워다운 구조를 가지는 이중 전하 펌프 PLL 기반 클록 발생기
전자공학회논문지-SD
2005 .11
HDMI 1.3a용 2차 시그마-델타 모듈레이터를 이용한 오디오 클록 생성기
대한전자공학회 학술대회
2011 .04
HDMI 시험인증체계
TTA 저널
2007 .01
초 광대역용 PLL 설계에 관한 연구
한국인터넷방송통신학회 논문지
2010 .01
0