지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. CMOS Transceiver 구조
Ⅲ. 클럭 데이터 복원 회로
Ⅳ. 실험결과
Ⅴ. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
2.5 Gbps CMOS Optical Transceiver 설계 및 디자인
한국통신학회 학술대회논문집
2003 .07
5 Gbps급 4채널 광트랜시버 모듈
한국통신학회 기타 간행물
2002 .10
100Gbps 광트랜시버 펌웨어 설계 및 구현
한국통신학회 학술대회논문집
2019 .01
10Gbps CMOS 클럭/데이터 복원 회로 설계
대한전자공학회 학술대회
2008 .06
10Gbps CMOS 클록/데이터 복원회로 설계
대한전기학회 학술대회 논문집
2007 .10
광통신 모듈용 단일칩 CMOS 트랜시버의 설계
전자공학회논문지-SD
2004 .02
2 .5 Gbps , 10 Gbps , 100 Gbps급 고속 광전송 장치
전자공학회지
1993 .04
300 PIN MSA 규격의 10 Gbps 광 트랜시버 구현
한국통신학회 기타 간행물
2004 .11
광통신 모듈용 155 .52 Mbps 단일칩 CMOS 트랜시버의 설계
한국통신학회 학술대회논문집
2002 .07
10Gbps 광전송 시스템의 셀프간 신호연결용 소자 설계 ( A design of inter-shelf data transceiver chip in 10Gbps optical transmission system )
한국통신학회 학술대회논문집
1998 .01
Design of a CMOS 1.8V LVDS I/O for 3.2Gbps/pin
대한전자공학회 ISOCC
2004 .10
90-nm CMOS 기술을 이용한 10-Gbps 광 수신기
대한전자공학회 학술대회
2011 .06
1.25Gbps 저전력 고속 직렬 링크의 설계
대한전자공학회 학술대회
2009 .11
A 1.5 Gbps Transceiver Chipset in 0.13-mm CMOS for Serial Digital Interface
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .08
A 1.7 Gbps DLL-Based Clock Data Recovery for a Serial Display Interface in 0.35-μm CMOS
[ETRI] ETRI Journal
2012 .02
40 Gbps 급 고속 광 모듈을 위한 패키징 설계 최적화
한국통신학회 기타 간행물
2004 .11
A 0.25-㎛ CMOS 1.6Gbps/pin 4-Level Transceiver Using Stub Series Terminated Logic Interface for High Bandwidth
대한전자공학회 학술대회
2002 .06
10 Gbps급 이상의 광통신 기술 동향
전자공학회지
1993 .01
저전력 10 Gbps CMOS 병렬-직렬 변환기
센서학회지
2010 .01
A 2.7Gbps & 1.62Gbps Dual-Mode Clock and Data Recovery for DisplayPort in 0.18㎛ CMOS
전기전자학회논문지
2010 .04
0