메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
He Tang (University of California) Hui Zhao (University of California) Xin Wang (University of California) Lin Lin (University of California) Qiang Fang (University of California) Jian Liu (University of California) Albert Wang (University of California) Siqiang Fan (Fairchild Semiconductor, Inc.) Bin Zhao (Fairchild Semiconductor, Inc.) Zitao Shi (Peking University) Yuhua Cheng (Peking University)
저널정보
대한전자공학회 대한전자공학회 ISOCC ISOCC 2010 Conference
발행연도
2010.11
수록면
166 - 169 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Analog-to-digital converter (ADC) is a key component electronic system. Flash ADC is widely used in high-speed systems. However, practical flash ADC design is very challenging where experience plays a significant role. ADC design involves in many factors at different levels including architecture, circuit, device and technology. This paper reports a quantitative design methodology for capacitive interpolated flash ADCs, which establishes a design matrix that links ADC chip performance with architecture, block circuit, devices and process parameters. Complex relationship among critical ADC specs, such as, sampling speed, interpolation factors, number of stages, pre-amplifier bandwidth and transistor parasitic effects, etc, are described. An accurate dynamic power analysis technique is depicted. This flash ADC design method was validated using several designs in 90nm and 130nm CMOS technologies.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. INTERPOLATED FLASH ADC DESIGN MATRIX
Ⅲ. DYNAMIC POWER ANALYSIS OF CAPACITIVE INTERPOLATED ADC
Ⅳ. DESIGN VERIFICATION
Ⅴ. CONCLUSION
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2013-569-001489200