메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
김태훈 (서울대학교) 이형민 (서울대학교) 임성원 (서울대학교) 김수환 (서울대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2014년도 대한전자공학회 하계종합학술대회
발행연도
2014.6
수록면
172 - 175 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
As architectures of data converters become more complex, high-level models becomes more necessary to simulate their operation and performance. For this purpose, a high-level data converter simulation environment has been developed which allows designers to perform time-domain simulations of successive approximation register (SAR) analog-to-digital converters(ADCs). All blocks of this ADC have been implemented using the Matlab/Simulink environment. Simulations, using a 12-bit SAR ADC as a design example, show that output waveform of capacitive digital-to-analog converter, comparator and control logic. Designers can verify the operation of the ADC and use this model to determine the specifications of the basic blocks.

목차

Abstract
I. 서론
II. 축차 비교형 아날로그-디지털 변환기의 상위 레벨 모델링
Ⅲ. 시뮬레이션 결과
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2015-560-001702667