지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
1988
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
전류모드 CMOS에 의한 다치논리회로의 설계 ( Design of Multivalued Logic Circuits using Current Mode CMOS )
대한전자공학회 학술대회
1988 .07
전류모드 CMOS에 의한 다치논리회로의 설계
대한전기학회 학술대회 논문집
1988 .07
ROM 구조의 전류모드 CMOS에 의한 다치 논리회로의 설계 ( Design of Multivalued Logic Circuit using Current Mode CMOS with ROM Structure )
대한전자공학회 학술대회
1987 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
동기 다치논리 순차회로 구성 이론
대한전자공학회 학술대회
1986 .12
동기 다치논리 순차회로 구성 이론 ( A Construction Theory of Synchronous Multiple-Valued Logic Sequential Circuits )
대한전자공학회 학술대회
1986 .01
저전력 전류모드 CMOS 기준전압 발생 회로
대한전자공학회 학술대회
1998 .11
저전력 전류모드 CMOS 기준전압 발생 회로 ( A Low-Power Current-Mode CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .11
Computer Aided Design of Sequential Logic Circuits (Case of Synchronous Sequential Logic Circuits)
전기학회논문지
1984 .04
전류 방식 CMOS 에 의한 ROM 형의 다치 논리 회로 설계 ( Design of Multiple Valued Logic Circuits with ROM Type USING Current Mode CMOS )
전자공학회논문지-B
1994 .04
I²L 배열에 의한 다치논리 회로의 설계
대한전자공학회 학술대회
1986 .12
I2L 배열에 의한 다치논리 회로의 설계 ( Design of Multivalued Logic Circuits using I2L Array )
대한전자공학회 학술대회
1986 .01
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
I2L회로에 의한 다치이론함수의 설계 ( Design of Multivalued Logic Functions Using I2L Circuits )
전자공학회지
1985 .07
전류 모드 CMOS MVL을 이용한 CLA 방식의 병렬 가산기 설계 ( Design of Parallel adder with carry look-ahead using current-mode CMOS Multivalued Logic )
한국통신학회논문지
1993 .03
Computer-Aided Design of Sequential Logic Circuits (Case of Asynchronous Sequential Logic Circuits)
전기학회논문지
1984 .02
전류모드 CMOS 4치 논리회로를 이용한 고성능 곱셈기 설계
전기전자학회논문지
2005 .07
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
고속 혼성모드 집적회로를 위한 온-칩 CMOS 전류 및 전압 레퍼런스 회로
전자공학회논문지-SC
2003 .05
0