지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 전류 모드 4치 논리 전가산기의 설계
Ⅲ. 시뮬레이션 결과 및 비교
Ⅳ. 결론
ACKNOWLEDGMENT
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
전류 모드 CMOS 다치 논리 회로를 이용한 전가산기 설계
대한전기학회 학술대회 논문집
2003 .11
전류 모드 다치 논리 CMOS 회로를 이용한 전가산기 설계
전자공학회논문지-SD
2002 .01
0.18 CMOS 공정을 이용한 새로운 고속 1-비트 전가산기 회로설계
전기전자학회논문지
2008 .03
인코더 , 디코우더를 가지는 전류 모드 CMOS 다치 전가산기의 구현 ( Implementation of Current mode CMOS Multi-Valued full adder with Encoder , Decoder )
한국통신학회 학술대회논문집
1997 .01
전류모드 CMOS에 의한 동기 다치논리 순차회로의 설계 ( Design of Synchronous Multivalued Logic Sequential Circuits using Current-mode CMOS )
대한전자공학회 학술대회
1987 .11
전류 방식 CMOS 에 의한 ROM 형의 다치 논리 회로 설계 ( Design of Multiple Valued Logic Circuits with ROM Type USING Current Mode CMOS )
전자공학회논문지-B
1994 .04
새로운 저전력 전가산기 회로 설계 ( A Novel Design of a Low Power Full Adder )
전자공학회논문지-SC
2001 .05
저전력 전류모드 CMOS 기준전압 발생 회로
대한전자공학회 학술대회
1998 .11
저전력 전류모드 CMOS 기준전압 발생 회로 ( A Low-Power Current-Mode CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .11
전류모드 CMOS에 의한 다치논리회로의 설계 ( Design of Multivalued Logic Circuits using Current Mode CMOS )
대한전자공학회 학술대회
1988 .07
전류모드 CMOS에 의한 다치논리회로의 설계
대한전기학회 학술대회 논문집
1988 .07
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
전류모드 CMOS 4치 논리회로를 이용한 고성능 곱셈기 설계
전기전자학회논문지
2005 .07
새로운 동적 CMOS 논리 설계방식을 이용한 고성능 32비트 가산기 설계 ( Design of a High-Speed 32-Bit Adder Using a New Dynamic CMOS Logic )
전자공학회논문지-A
1996 .03
새로운 구조의 전가산기 캐리 출력 생성회로
전자공학회논문지-SD
2009 .12
MOS 전류모드 논리회로를 이용한 저 전력 곱셈기 설계
전기전자학회논문지
2007 .06
전류 전압 모니터링에 의한 CMOS 전가산기의 결함탐지
한국정보과학회 학술발표논문집
1993 .10
전류모드 CMOS 다치 PLA 설계
대한전자공학회 학술대회
1995 .12
전류모드 CMOS 다치 PLA 설계 ( The Design of Current-Mode CMOS Multiple-Valued PLA )
대한전자공학회 학술대회
1995 .11
CMOS 논리회로의 Multiple Stick-Open 고장 검출 ( The Multiple Stuck-Open Fault Detection in CMOS Logic Circuits )
대한전자공학회 학술대회
1989 .11
0