메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
신우철 (한국외국어대학교) 박강필 (한국외국어대학교) 이선영 (한국외국어대학교) 조경순 (한국외국어대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 대한전자공학회 2006년도 추계학술대회 논문집Ⅱ
발행연도
2006.11
수록면
363 - 366 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper we propose the circuit architecture to integrate inverse transform and inverse quantization for MPEG-4 and H.264 decoder. The circuit architecture of integrated inverse transform is based on the inverse DCT circuit of MPEG-4. Among the resource blocks in the inverse DCT circuit of MPEG-4, eight adders are shared with the inverse transform circuit of H.264. The integrated inverse quantization circuit shares one multiplier. The control logic was added to the integrated inverse transform and inverse quantization circuit. Based on the proposed architecture, we designed the register transfer level circuit in Verilog HDL. This circuit was verified using NC-Veri log and synthesized with Synopsys Design Complier. Our circuit is efficient in terms of area, still maintaining a real-time processing capability for the images of D1 size.

목차

Abstract
Ⅰ. 서론
Ⅱ. 통합 IQ/IDCT 회로 구조 및 설계
Ⅲ. 실험결과
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0