지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A High-Efficiency CMOS Power Amplifier Using 2:2 Output Transformer for 802.11n WLAN Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2015 .04
A Fully Integrated 5-㎓ CMOS Power Amplifier for IEEE 802.11a WLAN Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2007 .06
1V 이하에서 동작하는 WLAN용 2단 저잡음 증폭기
대한전자공학회 학술대회
2006 .11
Wide dynamic range CMOS linear-in-dB variable gain amplifiers for WLANs
대한전자공학회 ISOCC
2005 .10
2.4㎓ CMOS 저잡음 증폭기
한국정보통신학회논문지
2003 .03
Characterization of a CMOS 135-GHz Low Noise Amplifier with Two Different Noise Measurement Methods
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2018 .08
UWB용 저전력 CMOS 저잡음 증폭기 설계
대한전자공학회 학술대회
2008 .06
The Analysis of Input Power Matching for CMOS RF Low Noise Amplifier Design
대한전자공학회 학술대회
2005 .11
A Fully Integrated 6.5 GHz CMOS Low Noise Amplifier by using Logic Process
대한전자공학회 ISOCC
2005 .10
An Improved Concurrent Dual-Band CMOS Low Noise Amplifier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
Cascode 구조의 5.8 ㎓ Wireless LAN 용 CMOS 저잡음 증폭기 설계
대한전자공학회 학술대회
2007 .11
X-밴드 CMOS 저잡음 증폭기 설계
대한전자공학회 학술대회
2014 .06
Low-Voltage CMOS Current Feedback Operational Amplifier and Its Application
[ETRI] ETRI Journal
2007 .04
2.5V, 2.4㎓ CMOS 저잡음 증폭기의 설계
대한전자공학회 학술대회
2000 .06
CMOS 공정을 이용한 1㎓ 저잡음 증폭기
대한전자공학회 학술대회
1996 .11
A 77 ㎓ 3-Stage Low Noise Amplifier with Cascode Structure Utilizing Positive Feedback Network using 0.13 ㎛ CMOS Process
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2008 .12
RF CMOS Power Amplifiers for Mobile Terminals
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2009 .12
Miniature CMOS Low Noise Amplifier in 0.18-㎛ Mixed-Signal (Twin-Well) CMOS Process
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2015 .06
CMOS 능동 인덕터를 이용한 동조가능 저잡음 증폭기의 잡음성능 향상에 관한 연구
한국정보통신학회논문지
2011 .04
Optimization of CMOS Layout and Bias Condition for 2 GHz Low Noise Amplifier
ICVC : International Conference on VLSI and CAD
1997 .01
0