지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. Introduction
2. A Linear Programming Problem Formulation
3. Circuit Node Partitioning
4. Iterative Statistical Power Estimation
5. Experimental Results
6. Conclusion
References
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Statistical Power Estimation of CMOS Logic Circuits with Variable Error Rates
대한전자공학회 학술대회
1997 .07
DEVICE DESIGN FOR THE LOW POWER CMOS CIRCUIT
ICVC : International Conference on VLSI and CAD
1995 .01
Multi-Valued Logic Based on CMOS Technology
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2015 .06
CMOS 조합 논리 회로에서의 전력 가 기법
대한전자공학회 학술대회
1996 .11
Adiabatic Dynamic CMOS Logic Circuit for Ultra Low Power Systems
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
CMOS 조합 논리 회로에서의 전력 평가 기법 ( The Method Power Estimation in CMOS Combinational Circuits )
대한전자공학회 학술대회
1996 .11
An Image Tracing Approach using CMOS Variable Threshold Logic
대한전자공학회 세미나
1992 .01
DYNAMIC CMOS ARRAY LOGIC의 설계 ( Design of DYNAMIC CMOS ARRAY LOGIC )
전자공학회논문지
1989 .10
누설전력소비만을 갖는 CMOS 전달게이트 회로
대한전자공학회 학술대회
2008 .06
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
저전력 CMOS 기준전압 발생 회로 ( A Low-Power CMOS Voltage Reference Circuit )
대한전자공학회 학술대회
1998 .01
A New Delay Model for Large Digital CMOS Circuits
ICVC : International Conference on VLSI and CAD
1997 .01
논리 게이트 모델링을 이용한 다이나믹 Cmos 회로의 테스트 생성 알고리듬 ( A Test Generation Algorithm For Dynamic Cmos Logic Circuits Using Logic Gate Modeling )
대한전자공학회 학술대회
1991 .07
논리 게이트 모델링을 이용한 다이나믹 CMOS 회로의 테스트 생성 알고리듬
대한전자공학회 학술대회
1991 .06
A 10-Gb/s Power and Area Efficient Clock and Data Recovery Circuit in 65-㎚ CMOS Technology
대한전자공학회 ISOCC
2012 .11
연결 그래프를 이용한 CMOS 논리회로의 테스트 생성 알고리즘 ( Test Generation Algorithm for CMOS Logic Circuits Using Connection Graph )
대한전자공학회 학술대회
1984 .01
CMOS 회로에 대한 테스트 생성 방법 ( A Test Generation Method for CMOS Circuits )
대한전자공학회 학술대회
1988 .11
CMOS 회로의 테스트 생성 알고리즘 ( A Test Generation Algorithm for CMOS Circuits )
전자공학회지
1984 .11
An Accurate Timing Model for Nano CMOS Circuit Considering Statistical Process Variation
대한전자공학회 ISOCC
2007 .10
A Low Power CMOS Analog Front-End Circuits for Sensor Output
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2009 .07
0