메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
안상현 (충북대학교) 김교진 (충북대학교) 조경록 (충북대학교) 장영조 (한국기술교육대학교)
저널정보
대한전자공학회 전자공학회논문지 전자공학회논문지 제58권 제4호(통권 제521호)
발행연도
2021.4
수록면
18 - 25 (8page)
DOI
10.5573/ieie.2021.58.4.18

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (3)

초록· 키워드

오류제보하기
본 논문에서는 파이프라인 구조를 적용하여 하나의 래치를 공유하는 방식의 쉬프트 레지스터에 기반한 소스 드라이버 IC를 제안하였다. 최근 해상도, 주사율 및 디스플레이의 크기가 증가함에 패널을 구동하는데 짧은 라인 타임이 요구됨에 따라 타이밍 컨트롤러 인터페이스의 디지털 신호를 처리하고 신호를 패널로 전송하는 소스 드라이버의 데이터 처리량 또한 증가한다. 이러한 증가율을 소스 드라이버 IC에서 충족하지 못한다면 데이터 병목 현상을 일으킬 수 있다. 본 논문에서 제안하는 파이프라인 구조의 쉬프트 레지스터는 직렬 구조의 일반적인 쉬프트 레지스터에 비해 출력이 반 클럭 빠르게 나타난다. 제안하는 구조에 기반하면 소스 드라이버 IC의 레이턴시를 49.7% 감소시키며, 파이프라인 구조에서 공유 래치를 사용하여 쉬프트 레지스터의 면적을 37% 감소시킨다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 소스 드라이버 IC
Ⅲ. 실험
Ⅳ. 결론
REFERENCES

참고문헌 (14)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2021-569-001651434