메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학위논문
저자정보

안상윤 (충북대학교, 충북대학교 대학원)

지도교수
조경록
발행연도
2014
저작권
충북대학교 논문은 저작권에 의해 보호받습니다.

이용수1

표지
AI에게 요청하기
추천
검색

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
최근, 다기능 대형 집적회로의 설계에서 소비 전력의 절감은 절실한 문제가 되어 있다. 즉, 회로설계에 있어서 회로의 저전력 소비 특성이 설계 목표로 되고 있다. 이 논문의 목적은 저전력 소비를 위한 트위스티드 연결구조를 이용한 저전압 스윙 도미노 로직의 설계이다. 기존의 회로들은 느린 동작속도와 대형 집적 회로에 적용하기 부적합하다는 문제가 있다. 기존의 회로의 문제점을 해결하기 위해 트위스티드 연결구조를 이용해 성능 감소에 영향을 미치지 않고 출력전압 스윙조절을 통해 다양한 회로에 적용 가능한 회로를 제안한다. 새로운 회로구조를 적용한 결과 지연시간과 전력소비는 일반적인 도미노 CMOS로직에 비해 10%와 37%감소했고 전력-지연시간 곱(power delay product)는 43%감소되었다. 이 연구를 통해 얻은 결론은 출력전압의 스윙범위를 조절을 통해 다양한 회로에 적용 가능한 트위스티드 연결구조의 로직을 통해 다양한 회로의 전력소비를 줄일 수 있다.

목차

Ⅰ. 서 론 1
Ⅱ. 저전압 스윙 기법 4
2.1 저전력 회로의 필요성 4
2.2 기존의 저전력 회로 6
2.3 제안하는 저전압 스윙 회로 10
2.4 제안하는 회로의 스윙 레벨 14
Ⅲ. 전가산기 회로 설계 22
3.1 도미노 로직 원리 22
3.2 전가산기(Full Adder) 회로 26
3.3 시뮬레이션 결과 31
3.4 성능비교 34
Ⅳ. 실험 결과 및 비교 37
4.1 레이아웃 37
4.2 칩측정 결과 44
Ⅴ. 결 론 47
참고문헌 49

최근 본 자료

전체보기

댓글(0)

0