지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
주파수 도약 방식에서 ADPLL을 이용한 비트 동기 추적 루프에 관한 연구
한국통신학회 학술대회논문집
1992 .07
합성 가능한 ADPLL 설계 과정
대한전자공학회 학술대회
2018 .06
ADPLL을 이용한 결정지향 반송파 복원 성능분석
한국통신학회 학술대회논문집
2001 .07
Simulink를 이용한 All-Digital PLL용 시스템 레벨 시뮬레이터 구현
대한전자공학회 학술대회
2010 .11
An ADPLL for 3GHz CDR Transceiver
대한전자공학회 ISOCC
2005 .10
3.8 – 5.7 GHz 대역의 빠른 고정과 작은 지터값을 위해 증폭 조절기를 이용한 ADPLL
대한전자공학회 학술대회
2016 .11
버니어타입 TDC를 이용한 4.0 – 5.9 GHz 영역대에서의 ADPLL 설계
대한전자공학회 학술대회
2016 .11
A 400㎒ ADPLL design using a 3-step vernier TDC
대한전자공학회 ISOCC
2012 .11
A 12 ㎽ ADPLL Based G/FSK Transmitter for Smart Utility Network in 0.18㎛ CMOS
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2013 .08
A Low Jitter on Multiple Frequency of Dividing Ratio Changeable Type ADPLL
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2002 .07
An All-Digital Phase-Locked Loop with Fast Acquisition and Low Jitter
대한전자공학회 ISOCC
2008 .11
주파수 도약 시스템에 적합한 시퀀셜 루프 필터를 적용한 비트 동기 방식
한국통신학회 학술대회논문집
1999 .07
위상-인터폴레이터와 시간 증폭기를 사용한 2-step 시간-디지털 변환기의 설계
대한전자공학회 학술대회
2010 .11
Mobile Application을 위한 All Digital Phase-Locked Loop 연구 동향
한국통신학회지(정보와통신)
2011 .10
BBPD를 이용하여 4.1 . 5.6 GHz 대역의 빠른 고정과 작은 지터값을 갖는 ADPLL 설계
대한전자공학회 학술대회
2017 .06
A 3.8 – 5.7 GHz Wide locking range ADPLL using Gain controller for fast locking and low jitter
대한전자공학회 학술대회
2017 .01
A 4.0 – 5.9 GHz ADPLL Design using a 1-step Vernier TDC
대한전자공학회 학술대회
2017 .01
All-Digital PLL에서 Lock 판별 회로의 구현
대한전자공학회 학술대회
2014 .11
1-step 버니어타입 TDC와 BBPFD를 이용한 0.7 – 1.2 GHz 영역대에서의 Fractional ADPLL 설계
대한전자공학회 학술대회
2017 .06
위상 변환 구조를 이용하여 빠른 고정 시간을 갖는 디지털 위상 고정 루프 설계
대한전자공학회 학술대회
2017 .11
0