지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
1V-2.7ns 32b Self-Timed Parallel Carry Look-Ahead Adder With Wave Pipelined Clock Control
대한전자공학회 학술대회
1997 .01
웨이브 파이프라인 클럭 제어에 의한 1V-2.7ns 32비트 자체동기방식 병렬처리 덧셈기의 설계 ( 1V-2.7ns 32b Self-Timed Parallel Carry Look-Ahead Adder with Wave Pipelined Clock Control )
전자공학회논문지-C
1998 .07
Asynchronous Wave Pipelined Adder Using Edge-Sensing Completion Detection
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
Ling`s Approach를 이용한 Carry Look-ahead adder 설계 및 실현에 관한 연구 ( A Study on the Design of Carry Look-ahead Adder for Ling`s Approach and Implementation )
한국통신학회 학술대회논문집
1990 .01
고성능 가산기의 최적화 연구
한국통신학회논문지
2004 .05
A 4 Clock Cycle 64X64 Multiplier with 60 MHz Clock Frequency
KITE JOURNAL OF ELECTRONICS ENGINEERING
1991 .01
PLL을 이용한 100Mhz-750Mhz Clock 복원 회로 ( A PLL Based 100 MHz-750 MHz Clock Recovery Circuit )
대한전자공학회 학술대회
1998 .01
Pipelined ΔΣ 변조기에 적합한 Adder-and-Accumulator (A²C)
대한전자공학회 학술대회
2003 .07
Ling's Approach 를 이용한 Carry Lookahead adder 설계 및 실현에 관한 연구
한국통신학회 학술대회논문집
1990 .05
High-Level Synthesis using Carry-Save-Adders
대한전자공학회 ISOCC
2004 .10
An Unbalanced Clocking Scheme for Low-Power and High-Speed Pipelined-ADCs
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2006 .07
혼합 가산기를 위한 부가산기의 순서와 비트 할당 연구
대한전자공학회 학술대회
2006 .11
An Accuracy Enhanced Error Tolerant Adder with Carry Prediction for Approximate Computing
IEIE Transactions on Smart Processing & Computing
2019 .08
CCPL을 이용한 고속 및 저전력 16bit pipelined ELM adder 설계 ( A Design of High Speed and Low-power 16bit Pipelined ELM adder using CCPL )
대한전자공학회 학술대회
1997 .01
Looking Ahead to the Next 100 years
대한토목학회지
2005 .06
Analysis on Full Adder with Restoring Function in Nominal and Low Supply Voltage
대한전자공학회 학술대회
2017 .01
Design of 10-bit 20 MHz Pipelined A / D Converter For digital decoder of DTV
대한전자공학회 ISOCC
2006 .10
New Multiple-Valued Parallel Processing Adder Without the Use of Redundant Code Representation
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1995 .01
A PLL Based Clock Generator With 100Mhz ~ 750Mhz of Lock Range for Microprocessors
ICEIC : International Conference on Electronics, Informations and Communications
1998 .01
A PLL Based Clock Generator with 100Mhz ~ 750Mhz of Lock Range for microprocessors
ICEIC : International Conference on Electronics, Informations and Communications
1998 .08
0