지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
빠른 고정 시간과 작은 지터를 갖는 PLL의 설계
대한전기학회 학술대회 논문집
2000 .07
여러 Power Distribution Networks에서 PLL의 지터 성능 분석
대한전자공학회 학술대회
2008 .05
Low Jitter PLL using Self-Biasing Technique
대한전자공학회 ISOCC
2004 .10
디지털 신호처리 기술을 이용한 PLL에 관한 연구 ( A Study on PLL by Using DSP Techniques )
대한전자공학회 학술대회
1992 .01
PLL 고정시간의 저감대책 수립과 저 지터 구현을 위한 위상-주파수 감지기의 설계
대한전기학회 학술대회 논문집
1999 .11
Benchmarking of Small-signal Dynamics of single-phase PLLs
ICPE(ISPE)논문집
2015 .06
Design of Offset Self-Biased PLL for Low Jitter
대한전자공학회 ISOCC
2005 .10
초 광대역용 PLL 설계에 관한 연구
한국인터넷방송통신학회 논문지
2010 .01
Computer Simulation of Jitter Characteristics of PLL for Arbitrary Data and Jitter Patterns
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1993 .01
Lock Time 개선과 Jitter 감소를 위한 전하 펌프 PLL
대한전자공학회 학술대회
2003 .07
가상 2상 방식을 사용한 단상 PLL 알고리즘의 성능 비교
대한전기학회 학술대회 논문집
2006 .10
주파수 동기를 위한 저 잡음 2.5V 300㎒ CMOS PLL
대한전자공학회 학술대회
2003 .07
실시간 시뮬레이션 시스템을 이용한 PLL 설계
Proceedings of KIIT Conference
2018 .06
무정전전원장치에 적합한 주파수 제한기와 안티 와인드업을 가지는 새로운 3상 전원각 정보 추출 방식
한국산학기술학회 논문지
2006 .12
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
고속 저잡음 PLL 클럭 발생기
전자공학회논문지-IE
2002 .09
PLL 알고리즘을 사용한 단상 및 3상 계통연계형 인버터의 동기화 기법
전력전자학회논문지
2011 .08
고주파 PLL을 위한 10~40㎓ 2분주기의 연구
대한전자공학회 학술대회
2012 .06
900㎒ PLL 모듈의 설계 및 위상잡음 개선의 연구
한국통신학회 학술대회논문집
2001 .07
0