메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
손영상 (숭실대학교) 위재경 (숭실대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
97 - 100 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
Analog PLL 지터 성능은 power noise에 매우 민감하다. 세부적으로, close-loop transfer function의 최대 gain을 가지는 주파수대역에서 chip의 self impedance가 PLL의 성능에 큰 영향을 미친다. 이와 별도로 I/O단의 power noise 또한 PLL의 지터 성능에 영향을 준다. 따라서 power distribution networks (PDNs)에 대한 설계는 chip의 성능을 결정하는 중요한 요소이다. 본 논문에서는 PDNs의 decoupling capacitor의 크기와 위치에 따라 PLL의 self impedance를 구하였고 또한 PLL과 DC-DC chip을 board위에 적층시켜 DC-DC의 동작유무에 따른 PLL chip의 self impedance를 도출하였다. 이러한 각각의 결과를 바탕으로 power noise가 PLL jitter performance에 어떠한 영향을 미치는지 분석하였다. 이를 통하여 PDNs의 설계는 chip 고유의 동작 특성이 고려되어야 한다는 것을 알 수 있었고 low frequency영역의 I/O power noise가 PLL 지터 성능에 영향을 미치는 것을 증명하였다.

목차

요약
Abstract
Ⅰ. Introduction
Ⅱ. Bandwidth and Jitter of Designed PLL
Ⅲ. Jitter Performance of PLL by Board Design
Ⅳ. Result
Acknowledgment
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004205717