메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제20권 제7호
발행연도
1993.7
수록면
997 - 1,004 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (2)

초록· 키워드

오류제보하기
본 논문에서는 입력분할에 의한 논리합성도구인 FACTOR에 의해서 생성된 회로의 결함검출에 대하여 고찰한다. 논리합성도구 FACTOR는 부분회로들 사이의 연결선의 수가 최소화되도록 회귀적으로 입력을 분할하여 회로를 생성하므로 전체적으로 부분회로들이 나무구조(tree structure)를 형성한다. 이러한 회로들에 대하여 각각의 고착형 단결함에 대하여 결함검출 방법을 보이되 각각의 부분회로에 해당하는 진리표를 작성하고 이를 이용하여 주어진 결함이 쉽게 검출됨을 보인다. 또한 고착형 단결함 모델을 사용하여 100%결함검출가능함을 보인다. 따라서 다른 방법과 비교할 때, 입력분할에 의한 논리합성방법이 100%결함검출가능한 회로를 생성할 뿐 아니라 결함검출 셋트 발생의 어려움을 매우 손쉽게 논리합성단계에서 해결할 수 있음을 보인다.

목차

요약

ABSTRACT

1. 서론

2. 회로 모델

3. 고착형 단결함의 검출

4. FACTOR회로의 결함검출력(Testability)

5. 실험 결과

6. 결론 및 토의

참고문헌

저자소개

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017780157