지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
서론
본론
구현 및 모의실험결과
결론 및 향후 연구 방향
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Dual-Modulus Prescaler를 위한 AND 게이트가 함께 있는 고속 TSPC Flip-Flop의 구현
대한전자공학회 학술대회
2010 .06
2.5㎓ 0.25㎛ CMOS Dual-Modulus 프리스케일러 설계
대한전기학회 학술대회 논문집
2006 .10
저전력 고속 D 플립-플롭을 이용한 Dual-Modulus 프리스케일러 설계
대한전자공학회 학술대회
2008 .11
Improved CMOS Dynamic D-type Flip-Flops for High-Speed Dual-Modulus Prescaler
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
무선 통신용 Dual-Modulus Prescaler 위상고정루프(PLL)의 간단한 분주 구조
대한전자공학회 학술대회
1999 .11
저전력 CMOS 차동 지연 셀을 이용한 VCO 및 Prescaler 설계
대한전자공학회 학술대회
2009 .05
Selective Latch Technique을 이용한 고속의 Dual-Modulus Prescaler
대한전자공학회 학술대회
1998 .11
Selective Latch Technique을 이용한 고속의 Dual-Modulus Prescaler ( A High-Speed Dual-Modulus Prescaler Using Selective Latch Technique )
대한전자공학회 학술대회
1998 .11
1.7GHz prescaler with new D-type Flip-Flops
한국통신학회 학술대회논문집
2001 .07
NOR 형태의 고속 dual-modulus 프리스케일러 ( A NOR-type High-Speed Dual-Modulus Prescaler )
전자공학회논문지-SC
2000 .03
저전력 D-flipflop을 이용한 고성능 Dual-Modulus Prescaler ( High Performance Dual-Modulus Prescaler with Low Power D-flipflops )
한국통신학회논문지
2000 .10
새로운 고속 저전력 TSPC D-플립플롭을 사용한 CMOS Dual-Modulus 프리스케일러 설계
전기전자학회논문지
2005 .12
PLL 주파수 합성기를 위한 dual-modulus 프리스케일러와 차동 전압제어발진기 설계
한국정보통신설비학회 학술대회
2006 .01
초고속 구조의 0.8um CMOS Prescaler 연구
대한전자공학회 학술대회
1997 .06
초고속 구조의 0.8um CMOS Prescaler 연구 ( A Study on the High Speed Prescaler Design in 0.8um CMOS )
대한전자공학회 학술대회
1997 .07
고속 저전력 D-플립플롭을 이용한 프리스케일러 설계
전자공학회논문지-SD
2005 .08
고속 저전력 동작을 위한 글리치 최적화 TSPC D flip-flop
대한전자공학회 학술대회
2011 .11
2.4-GHz 1-V 저전력 Fractional-N 주파수 합성기 설계
대한전자공학회 학술대회
2007 .05
고속 Prescaler용 Dynamic DFF의 설계
대한전자공학회 학술대회
1995 .01
전하 공유 및 글리치 최소화를 위한 D-플립플롭
전자공학회논문지-SC
2002 .07
0