지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Floating-point Multiply/Divide Unit for Denormal Processing in HW
대한전자공학회 학술대회
1996 .11
신경회로망을 이용한 부동소수점 곱셈기와 나눗셈기 설계 ( Implementation of floating point multiplier and divider with Neural Networks )
대한전자공학회 학술대회
1989 .07
내장형 프로세서를 위한 IEEE-754 고성능 부동소수점 나눗셈기의 설계
전자공학회논문지-SD
2002 .07
미정규수의 하드웨어 처리가능한 부동소숫점 연산기에 관한 연구 ( A Study on the Floating-point Unit with Hardware Processing for denormalized number )
대한전자공학회 학술대회
1994 .11
미정규수의 하드웨어 처리가능한 부동소숫점연산기에 관한 연구
대한전자공학회 학술대회
1994 .11
가변시간 K차 이중 반복 부동소수점 나눗셈
한국정보기술학회논문지
2016 .07
오차 교정 K차 골드스미트 부동소수점 나눗셈
한국정보통신학회논문지
2015 .10
저궤도 위성을 위한 HW 행렬 곱셈기의 구현과 성능 측정
한국위성정보통신학회논문지
2015 .01
Double-Precision기반의 HW Matrix곱셈기 구현에 관한 타당성 연구
한국항공우주학회 학술발표회 초록집
2014 .04
내장형 프로세서를 위한 IEEE - 754 고성능 부동소수점 나눗셈기의 설계
대한전자공학회 학술대회
2000 .11
신경 회로망 개념을 이용한 32-bit 부동소수점 곱셈기 설계
한국통신학회 학술대회논문집
1989 .11
3D 그래픽 Geometry Engine을 위한 부동소수점 연산기의 설계
전자공학회논문지-SD
2005 .10
부동소수점 덧셈과 곱셈에서의 라운딩 병렬화 알고리즘 연구
대한전자공학회 학술대회
1998 .11
부동소수점 덧셈과 곱셈에서의 라운딩 병렬화 알고리즘 연구 ( Study on Parallelized Rounding Algorithm in Floating-point Addition and Multiplication )
대한전자공학회 학술대회
1998 .11
가변 시간 골드스미트 부동소수점 나눗셈기
한국정보통신학회논문지
2005 .04
다중프로세서 칩용 부동소수점 연산기의 구조
대한전자공학회 학술대회
1997 .11
다중프로세서 칩용 부동소수점 연산기의 구조 ( Architecture Design of Floating-Point Unit for Multi-Processor Chip )
대한전자공학회 학술대회
1997 .11
새로운 유한체 나눗셈기를 이용한 타원곡선암호(ECC) 스칼라 곱셈기의 설계
한국통신학회논문지
2004 .05
병렬 프로세서를 이용한 3D 그래픽용 기하변환기의 구현
대한전자공학회 학술대회
2007 .05
유한 필드 GF(2m)상에서의 병렬형 나눗셈기 설계
한국통신학회 학술대회 및 강연회
2002 .04
0