메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
Cao Tianlin (Zhejiang University) Han Yan (Zhejiang University) Zhang Shifeng (Zhejiang University) Ray C. C. Cheung (City U) Chen Yaya (Zhejiang University)
저널정보
대한전자공학회 JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE Journal of Semiconductor Technology and Science Vol.17 No.3
발행연도
2017.6
수록면
438 - 445 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This paper presents a low-power highresolution band-pass ΣΔ ADC for accelerometer applications. The proposed band-pass ΣΔ ADC consists of a high-performance 6-th order feedforward ΣΔ modulator with 1-bit quantization and a low-power, area-efficient digital filter. The ADC is fabricated in 180 ㎚ 1P6M mixed-signal CMOS process with a die area of 5 ㎟. This high-resolution ADC got 90 dB peak signal to noise plus distortion ratio (SNDR) and 96 ㏈ dynamic range (DR) over 4 ㎑ bandwidth, while the intermediate frequency (IF) is shifting from 100 ㎑ to 200 ㎑. The power dissipation of the chip is 5.6 ㎽ under 1.8 V (digital)/3.3 V (analog) power supply.

목차

Abstract
Ⅰ. INTRODUCTION
Ⅱ. ARCHITECTURE
Ⅲ. CIRCUIT DESCRIPTION
Ⅳ. MEASUREMENT RESULTS
Ⅴ. CONCLUSIONS
REFERENCES

참고문헌 (24)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2018-569-001034052