메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색

초록· 키워드

오류제보하기
The field effect transistors (FETs) were fabricated on Y2O3/P-Si(100) substrates by the conventional memory processes and sol-gel process using (Bi,La)Ti3O12(BLT) ferroelectric gate materials. The remnant polarization (2Pr = Pr+-Pr-) for Pt/BLT/Pt/Si capacitors increased from 22 ?C/cm2 to 30 ?C/cm2 at 5V as the annealing temperature increased from 700oC to 750oC. There was no drastic degradation in the polarization values after applying the retention read pulse for 105.5 seconds. The capacitance-voltage data of Pt/BLT/Y2O3/Si capacitors at 5V input voltage showed that the memory window voltage decreased from 1.4V to 0.6V as the annealing temperature increased from 700oC to 750oC. The leakage current of the Pt/BLT/Y2O3/Si capacitors annealed at 750oC was about 510-8 A/cm2 at 5V. From the drain currents versus gate voltages (VG) for Pt/BLT/Y2O3/Si(100) FET devices, the memory window voltages increased from 0.3V to 0.8V with increasing the VG from 3V to 5V.

목차

등록된 정보가 없습니다.

참고문헌 (1)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0