지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
A Study on Phase Noise of the PLL frequency Synthesizer
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1988 .01
PLL Frequency Synthesizer with Multi-Phase Detector
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1997 .01
PLL Frequency Synthesizer with Multi-Loop Method
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
고주파 PLL Frequency Synthesizer ASIC설계
대한전자공학회 학술대회
1996 .11
High Resolution and Fast Frequency Setting PLL Synthesizer
대한전자공학회 세미나
1991 .01
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
이산 루프필터를 이용한 시그마-델타 변조기 Fractional-N 위상고정루프
한국정보기술학회논문지
2017 .11
고주파 PLL Frequency Synthesizer ASIC 설계 ( Design Fo A Monolithic HF PLL Frequency Synthesizer )
대한전자공학회 학술대회
1996 .11
PLL 주파수 합성기에서 발생하는 위상잡음의 영향 ( The Effect on Phase Noise from PLL Frequency Synthesizer )
한국전자파학회논문지
2001 .10
A NOVEL SAW FREQUENCY SYNTHESIZER
대한전자공학회 워크샵
1996 .01
Initial Frequency Preset Technique for Fast Locking Fractional-N PLL Synthesizers
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .08
분자화된 frequency word K를 이용한 1㎓ fractional-N 주파수 합성기
대한전자공학회 학술대회
1996 .11
A 1-V 3.8-mW Fractional-N PLL Synthesizer with 25% Duty-Cycle LO Generator in 65 nm CMOS for Bluetooth Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2018 .12
저전력 500㎒ CMOS PLL 주파수합성기 설계
대한전기학회 학술대회 논문집
2006 .10
New Speedup Method of Lock Up Time in the PLL Frequency Synthesizer
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1996 .01
Up Band CDMA 실험기지국을 위한 PLL Synthesizer의 설계 ( Design of PLL Synthesizer for Up-Band CDMA Test Bed )
대한전자공학회 학술대회
1996 .01
A 3.3V High Speed CMOS PLL Frequency Synthesizer with a Wide Locking Range
대한전자공학회 학술대회
1998 .01
2.45 ㎓ PLL 설계 및 주파수와 위상 오차 분석
한국전자파학회논문지
2020 .06
Module 함수를 이용한 PLL 주파수 합성 회로의 구성 ( PLL frequency synthesizer design using Module function )
대한전자공학회 학술대회
1982 .01
0