지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
저전력 500㎒ CMOS PLL 주파수합성기 설계
대한전기학회 학술대회 논문집
2006 .10
주파수 동기를 위한 저 잡음 2.5V 300㎒ CMOS PLL
대한전자공학회 학술대회
2003 .07
New Speedup Method of Lock Up Time in the PLL Frequency Synthesizer
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1996 .01
Initial Frequency Preset Technique for Fast Locking Fractional-N PLL Synthesizers
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2017 .08
A Study on Phase Noise of the PLL frequency Synthesizer
JTC-CSCC : Joint Technical Conference on Circuits Systems, Computers and Communications
1988 .01
Self-biased techniques를 이용한 Fast locking Integer-N PLL Frequency Synthesizer
제어로봇시스템학회 합동학술대회 논문집
2006 .12
PLL Frequency Synthesizer with Multi-Loop Method
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
고주파 PLL Frequency Synthesizer ASIC설계
대한전자공학회 학술대회
1996 .11
High Resolution and Fast Frequency Setting PLL Synthesizer
대한전자공학회 세미나
1991 .01
주파수 합성기를 위한 PLL 설계
한국통신학회 학술대회논문집
1998 .07
주파수 합성기를 위한 PLL 설계 ( A Design of PLL for Frequency Synthesizer )
한국통신학회 학술대회논문집
1998 .01
고주파 PLL Frequency Synthesizer ASIC 설계 ( Design Fo A Monolithic HF PLL Frequency Synthesizer )
대한전자공학회 학술대회
1996 .11
PLL Frequency Synthesizer with Multi-Phase Detector
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1997 .01
레이다용 낮은 위상잡음을 갖는 초고속 주파수 합성기에 관한 연구
정보학연구
2009 .01
A 1-V 3.8-mW Fractional-N PLL Synthesizer with 25% Duty-Cycle LO Generator in 65 nm CMOS for Bluetooth Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2018 .12
광대역 고속 디지털 PLL의 구조에 대한 연구
대한전자공학회 학술대회
2008 .11
Design of a Wide Locking Range PLL Using Hybrid Loop Filter
대한전자공학회 학술대회
2011 .04
UHF FRS 대역 CMOS PLL 주파수 합성기 설계
한국전자파학회논문지
2017 .12
광대역 주입동기식 주파수 분주기 기반 40 GHz CMOS PLL 주파수 합성기 설계
한국전자파학회논문지
2016 .08
10 to 250MHz of Lock Range 0.4um Triple-Well CMOS PLL
대한전자공학회 학술대회
1997 .01
0