지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
유한체 상에서의 효과적인 직렬 곱셈기의 설계
한국통신학회논문지
2002 .11
Efficient Bit-Serial Multipliers for a Class of Finite Fields
한국통신학회 학술대회 및 강연회
2002 .04
A Serial Input/Output Circuit with 8 bit and 16 bit Selection Modes
[ETRI] ETRI Journal
2002 .12
저전압 / 고속 8-bit 곱셈기의 설계 ( A Design of High Speed 8-bit Multiplier for Low Voltage Application )
대한전자공학회 학술대회
1995 .11
저전압 / 고속 8-bit 곱셈기의 설계
대한전자공학회 학술대회
1995 .12
Bit-level Systolic Array for Convolution with Multiplexer-based Bit-serial Multiplier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
저전력 회로를 이용한 12 bit 병렬곱셈기
전기학회논문지
1998 .12
새로운 유한체 나눗셈기를 이용한 타원곡선암호(ECC) 스칼라 곱셈기의 설계
한국통신학회논문지
2004 .05
유한체 상에서 고속 연산을 위한 직렬 곱셈기의 병렬화 구조
정보보호학회논문지
2007 .02
신경회로망을 이용한 5 * 5 비트 곱셈기와 12 * 12 비트 곱셈기 설계 ( Designed of 5 * 5 bit multiplier and 12 *12 bit multiplier using of Neural Network )
대한전자공학회 학술대회
1989 .07
GF (2m) 상의 저복잡도 고속-직렬 곱셈기 구조
정보보호학회논문지
2007 .08
저복잡도 디지트병렬/비트직렬 다항식기저 곱셈기
한국통신학회논문지
2010 .04
신경회로망을 이용한 부동소수점 곱셈기와 나눗셈기 설계 ( Implementation of floating point multiplier and divider with Neural Networks )
대한전자공학회 학술대회
1989 .07
곱셈기를 사용한 배정도 정수 나눗셈기
한국정보통신학회논문지
2010 .03
타원곡선 암호시스템을 위한 GF(2^m)상의 비트-시리얼 나눗셈기 설계
한국통신학회논문지
2002 .12
Study of Microprocessors : 2-bit Microcomputer and Bit-Serial Data-Flow Processor
대한전자공학회 세미나
1990 .01
32 x 32 비트 고속 병렬 곱셈기 구조 ( An Architecture for 32 x 32 bit high speed parallel multiplier )
전자공학회논문지-B
1994 .10
다항식기저를 이용한 GF(2m) 상의 디지트병렬/비트직렬 곱셈기
한국통신학회논문지
2008 .11
신경 회로망 개념을 이용한 32-bit 부동소수점 곱셈기 설계
한국통신학회 학술대회논문집
1989 .11
연재 - 변화하는 건축
건축사
2011 .01
0